第51届日内瓦国际发明展近日在瑞士落幕。浪潮信息凭借“多元开放算力架构”获大会发明金奖。
据介绍,浪潮信息发明了“多元开放算力架构”,并基于该架构设计了开放加速器模块与开放算力模组,实现同一算力平台兼容多种CPU架构、多类AI芯片以及不同软件栈,破解了多元芯片和服务器系统适配过程中存在的周期长、成本高、效率低等难题。依托这一架构,服务器系统研发周期可缩短至6-8个月,为产业节约数十亿元研发成本。同时,该发明也为用户提供了更加灵活的算力选择,为全球AI算力基础设施走向开放、多元、标准化提供了重要设计参考。
随着大模型训练、推理及智能体应用加速发展,全球AI算力需求持续攀升,算力芯片也从单一路线加快走向多元演进。GPU、ASIC快速迭代,x86、ARM与RISC-V并行发展,为人工智能多样化应用提供了更加丰富的算力选择。然而,传统服务器采用CPU、GPU与服务器主板紧耦合的开发模式,一旦芯片更换,就需要重新进行系统级重构,不仅拉长研发周期、增加开发投入,也使用户在采购和部署过程中面临技术路径绑定、跨平台迁移困难、系统升级成本高等现实挑战。
为此,浪潮信息发明“多元开放算力架构”,面向人工智能算力基础设施,以开放标准为基础,通过模块化、标准化、解耦化设计,使同一系统平台能够兼容多种芯片,算力资源能够灵活组合、快速适配和持续演进。基于该架构,浪潮信息设计开放加速器模块与开放算力模组,打破传统服务器主板与特定芯片的紧耦合,支持业界90%AI芯片及x86、ARM等不同架构的CPU处理器,真正做到“一机多芯”,并通过统一异构计算软件创新,实现不同代际、不同厂商的计算、存储、互连等模块的按需升级、高效复用。
据了解,依托这一架构,从芯片到系统的研发周期可缩短至6-8个月,并有效减少产业链上下游的重复开发成本。面对多元芯片并存、应用快速演进的产业趋势,该架构通过一个统一的开放系统平台,屏蔽了底层差异性和复杂性,既能降低芯片到算力系统的创新门槛,又保障了用户的灵活选择权。
目前,该架构及产品设计规范已贡献给全球开放计算组织,以标准化、模块化设计推动全球芯片厂商、基础设施厂商、算法开发者、系统集成商的联合创新,加快多元算力生态演进,提升人工智能产业协同效率。
(责任编辑:秦宇雯)